差别
这里会显示出您选择的修订版和当前版本之间的差别。
两侧同时换到之前的修订记录 前一修订版 | |||
programming_fpga_w_verilog [2021/09/11 18:50] gongyusu |
programming_fpga_w_verilog [2021/09/11 18:53] (当前版本) gongyusu |
||
---|---|---|---|
行 9: | 行 9: | ||
#### 逻辑门 | #### 逻辑门 | ||
逻辑门有输入和输出,这些数字输入和输出可以是“高”或者“低”, 无论是输入端还是输出端,所谓的“低”指的是接近于0V(地)的电压,而“高”一般是超过提供给该逻辑器件的供电电压一半以上的电压,给FPGA提供的电压一般为1.8V、3.3V或着5V中的一个,多数的FPGA的工作电压范围有一定的冗余度,有些FPGA允许在一个器件中存在多个逻辑电压. | 逻辑门有输入和输出,这些数字输入和输出可以是“高”或者“低”, 无论是输入端还是输出端,所谓的“低”指的是接近于0V(地)的电压,而“高”一般是超过提供给该逻辑器件的供电电压一半以上的电压,给FPGA提供的电压一般为1.8V、3.3V或着5V中的一个,多数的FPGA的工作电压范围有一定的冗余度,有些FPGA允许在一个器件中存在多个逻辑电压. | ||
+ | - [[https://www.electronicshub.org/introduction-to-logic-gates/|数字门介绍]] | ||
+ | |||
- [[not_gate|非门 - NOT Gate]] | - [[not_gate|非门 - NOT Gate]] |