差别
这里会显示出您选择的修订版和当前版本之间的差别。
两侧同时换到之前的修订记录 前一修订版 后一修订版 | 前一修订版 | ||
fpga_risc-v [2020/01/08 21:59] group003 [硬件平台STEP CYC10] |
fpga_risc-v [2020/01/16 23:23] (当前版本) group003 |
||
---|---|---|---|
行 17: | 行 17: | ||
#### STEP CYC10结构框图 | #### STEP CYC10结构框图 | ||
- | {{:cyc10bd.png?600|} | + | {{:cyc10bd.png?600|}} |
#### STEP CYC10板卡详细介绍 | #### STEP CYC10板卡详细介绍 | ||
- | + | [[https://www.stepfpga.com/doc/step-cyc10|STEP CYC10板卡]] | |
- | [[step-cyc10|STEP-CYC10板卡]] | + | |
} | } | ||
## 基于FPGA与RISC-V的新型嵌入式系统开发方式 | ## 基于FPGA与RISC-V的新型嵌入式系统开发方式 | ||
行 34: | 行 32: | ||
* 当软件规模变大时,软件的配置和编译可以通过Make来实现,并执行和RISC-V软核配套的代码载入工具,下载编译结果。 | * 当软件规模变大时,软件的配置和编译可以通过Make来实现,并执行和RISC-V软核配套的代码载入工具,下载编译结果。 | ||
+ | ### 使用Arduino IDE开发RISC-V处理器 | ||
[[reindeer_step_arduino|方式一:使用Arduino IDE开发RISC-V处理器]] | [[reindeer_step_arduino|方式一:使用Arduino IDE开发RISC-V处理器]] | ||
+ | ### 使用make配置编译RISC-V应用程序 | ||
[[reindeer_step_make|方式二:使用make配置编译RISC-V应用程序]] | [[reindeer_step_make|方式二:使用make配置编译RISC-V应用程序]] |