差别
这里会显示出您选择的修订版和当前版本之间的差别。
两侧同时换到之前的修订记录 前一修订版 后一修订版 | 前一修订版 | ||
fpga滤波器实现 [2020/07/22 14:06] zili |
— (当前版本) | ||
---|---|---|---|
行 1: | 行 1: | ||
- | ### FPGA滤波器实现 | ||
- | \\ | ||
- | #### FPGA滤波器实施概述 | ||
- | 我协助我的一位研究生进行了一些有关FPGA滤波器实现的定向研究。她的任务是了解并实现FPGA硬件上的几种类型的过滤器。设计的所有滤波器均为15阶滤波器,并使用16位定点数学运算。然后检查了过滤器的性能和资源使用情况。她关于研究的最终演讲可以在下面查看:\\ | ||
- | [[https://www.eetree.cn/wiki/_media/filter_implementation_on_a_fpga_board_xueyan_lu_06152017.pdf|FPGA滤波器实现]]\\ | ||
- | 研究项目期间创建的Verilog源文件如下。\\ | ||
- | \\ | ||
- | |||
- | #### FIR滤波器 | ||
- | FIR滤波器是四个滤波器中最简单,最快的。它利用了预加器的对称性。而且,使用加法器树来最小化组合路径延迟。\\ |