差别
这里会显示出您选择的修订版和当前版本之间的差别。
两侧同时换到之前的修订记录 前一修订版 后一修订版 | 前一修订版 | ||
dds_xo2r2r [2020/09/08 18:18] gongyu [3. 相关器件资料] |
dds_xo2r2r [2020/09/08 18:28] (当前版本) gongyu [2. 相关设计资源] |
||
---|---|---|---|
行 14: | 行 14: | ||
### 2. 相关设计资源 | ### 2. 相关设计资源 | ||
+ | 本设计中的模拟电路的参数按照DDS的转换率 > 50Msps来设定的(FPGA内部需要通过PLL进行倍频得到12的整数倍的高倍时钟),由于输出级运放固有的带宽限制,在2级LPF的情况下(通过电路中的C1和C2),20MHz以上的信号被加速滤除。 | ||
+ | |||
+ | 如果FPGA内部不使用PLL,只用12MHz的时钟作为DAC的转换时钟,则只能得到2MHz以内的模拟信号,C1和C2需要做相应的调节。 | ||
+ | |||
* {{:fpgar2r12.pdf|FPGA R2R构成的DDS AWG的原理图 - PDF格式}} | * {{:fpgar2r12.pdf|FPGA R2R构成的DDS AWG的原理图 - PDF格式}} | ||
* {{:fpga_r2r_v2_gerber.zip|FPGA R2R构成的DDS AWG的Gerber文件 - ZIP格式}} | * {{:fpga_r2r_v2_gerber.zip|FPGA R2R构成的DDS AWG的Gerber文件 - ZIP格式}} | ||
行 24: | 行 28: | ||
* SGM8301输出模拟信号带宽为5MHz | * SGM8301输出模拟信号带宽为5MHz | ||
* SGM8061输出模拟信号带宽为10MHz | * SGM8061输出模拟信号带宽为10MHz | ||
- | * ADA4895输出模拟信号带宽为25MHz | + | * ADA4895输出模拟信号3dB带宽为30MHz |
以下是本设计中用到的核心器件的资料页面和数据手册: | 以下是本设计中用到的核心器件的资料页面和数据手册: |